实验5报告

第24小组

张传奇、谈清扬、孔静

1. 实验目的

熟悉并掌握流水 CPU 的原理和设计

通过实践加深对课本上理论的理解理解片上系统的概念，并学会简单 SoC 的搭建

1. 实验任务

（一）设计

1、取指

（1）工作内容

根据PC，计算出nextPC，从而从指令ROM中取得下一条指令。

（2）工作目标

从指令ROM中获取所需指令。

2、译码

（1）工作内容

根据指令，分析指令，生成各种控制信号。

（2）工作目标

分析指令获得控制信号。

3、执行

（1）工作内容

受控制信号控制，执行各类的计算，生成访存地址传给data ram。

（2）工作目标

正确执行计算。

4、访存

（1）工作内容

根据控制信号以及数据，在数据RAM内读写，并处理读出的数据。

（2）工作目标

正确读写数据RAM。

5、写回

（1）工作内容

将所需的数据，写回到寄存器堆，或者cp0，hi，lo寄存器内，并能够处理例外，修改相应cp0的值。

（2）工作目标

成功写回寄存器堆，并能处理例外。

（二）实现

根据所给资料，整理61条指令的信息，整合，写好各种控制信号的生成。分别完成五级流水数据通路图中大大小小的模块，传递好数据，将每一部分以相应的时序逻辑/组合逻辑完成。最后将这五级连线，整理成一个完整的五级流水线。

（三）验证

1、ISE仿真

用老师给的lab5\_test进行仿真，比对正确答案，运行成功会出现PASS。

2、FPGA

能在FPGA板上成功运行。

1. 实验设计

（一）设计方案

1、总体设计思路

先按不同的级来设计模块，最后在总体上连接各个模块，完成前递信号的逻辑和例外入口的生成，组装成整个cpu。

2、取指

因为使用了同步RAM来存储指令，所以我们需要每次都传入的是下一条指令的pc值，因此需要通过译码级的逻辑来判定转移相关数据和控制信号，根据不同的跳转类型，经过加法器和选择来生成nextpc信号，pc每次会更新成为nextpc的值。

3、译码

根据61条指令的特征，定义了61个信号分别表示是否是这个指令。然后定义了branch\_type[5:0]、rs\_need、rt\_need、rt\_write、rd\_write、bypass\_op、logic\_type[4:0]、shift\_type[2:0]、imm\_op、unsigned\_op、sub\_op、link\_op、store\_type[2:0]、store\_op、alu\_res\_sel[1:0]、load\_op、hi\_we、lo\_we、cp0\_write、cp0\_cs[4:0]、cp0\_sel[2:0]、wb\_mux[1:0]、we这二十四种信号（详情见附表lab5ctrl.xlsx）。

根据跳转相关信号，和各种判断逻辑，生成是否跳转的信号和计算跳转相关的数据

根据数据相关，需要的前递信息：寄存器写入地址，寄存器写入信息，信号是否准备好和信号是否有效，来进行冲突和前递的判断。

4、执行

获取上一层传递的经译码获得的控制信号pipe2\_ctrl\_info\_in，和经访问寄存器获取的操作数和立即数pipe2\_data\_info\_in等，进行各类数值或逻辑运算，生成仿存控制或数据，并查出地址不对齐，溢出等例外。

各类运算模块，按照实验指导书的设计，在考虑电路特性的情况下，进行了设计，包括了加法器及溢出判断逻辑、less信号生成，移位器，逻辑运算器。对于两类访存指令，将利用加法器获得的地址值传给下一级所需的addr。并截取最后两位作为offset，根据访存类型：字、半字，检查是否发生地址不对齐例外。Store类指令，还需通过访存类型，生成写使能掩码，和拼接出写入数据，

此级检测两种例外，运算类的溢出例外，访存类的地址不对齐例外。由于不太理解指导书中的例外写法，所以对加法器做了一定的修改，提取出第30和第31位进位进行溢出判断。

考虑到流水线可能发生的数据相关阻塞，本级还留出了数据输出口，进行前递。

5、访存

获取上一层传来的数据，pipe3\_ctrl\_info\_in，包含了这层所需的load\_type，load\_op还有exc-type的部分数据。pipe3\_data\_info\_in，由上一层的mem\_value以及offset组成。

数据RAM模块，已经提供好，只需要正确接入即可。

load数据处理模块，根据上一级传来的控制信号load\_type，以及上一级传来的数据信号mem\_value、offset，还有从数据RAM获得的dout对数据进行处理。学习了老师的书写方式，一个assign搞定（这样觉得可能就不需要单独搞个module，不过写都写了）。

由load\_op和例外信号决定传入下一级的pipe3\_data\_info\_out，并将下一级所需的pipe3\_ctrl\_info\_out控制信号传出。

6、写回

获取上一层传来的数据，pipe4\_ctrl\_info\_in，由例外类型exc-type、pc、写回寄存器的地址dest、指令是否为分支延迟槽指令btype、高位寄存器写使能hiwe、低位寄存器写使能lowe、cp0写使能cp0we、cp0读/写地址cp0cs、写回寄存器数据选择器wbmux、寄存器写使能regwe信号。pipe3\_data\_info\_in，即上一层传来的wb\_value。

由fpga\_reset以及2个寄存器，生成只持续一拍的rst信号，并输出。

由pc受is\_bd控制得到结果传入cp0\_reg。

根据cp0相关信号，优先级，有例外处理例外，有eret处理eret，最后有指令就处理mfc0和mtc0操作（沉迷于模仿老师代码，都不是很愿意写case），并将is\_bd信号放在里面，使其能同步通信。并将statues寄存器[1]exl，cause寄存器[6:2]exc\_code，epc寄存器组合成e\_out传出

由高位/低位寄存器的写使能信号控制，是否将数据写入其中。

由写回寄存器数据选择器控制wdata的值，waddr连线pipe4\_ctrl\_info\_in的dest部分，we连线pipe4\_ctrl\_info\_in的regwe部分，控制写回寄存器的操作。

（二）验证方案

1、总体验证思路

先用老师提供的lab5\_test进行不同指令的仿真，然后跑FPGA板。

2、验证环境

ISE仿真软件和FPGA板。

3、验证计划

跑ISE仿真以及FPGA板，与正确答案进行比对。

1. 实验实现

（一）实验交付说明

都放在 ../lab5\_test/mycpu\_verif/mycpu\_rtl下面。

（二）实现说明

cpu.v是cpu的顶层

pipe0\_if是取指级

chg\_vaddr是虚实地址转换部件

pipe1\_id是译码级

branch\_check是分支判断部件

hazard\_check是前递机制和冲突检测

pipe2\_ex是执行级

exec\_gadgets是执行级需要的一些部件

pipe3\_mem是访存级

pipe4\_wb是写回级

mux4是个32位4选1

reg\_file是寄存器堆

1. 实验测试
2. 测试过程

先修改了大量编译错误，然后发现第五个周期才获得下一个指令，然后追踪发现传递读指令地址的时候，传递了高位，忽略了低位，所以四个周期才能获得一个新的指令。

然后各种地方卡指令，发现了大量写的时候的粗心错误，或者看任务指导书看错的错误。以下是我还记得的东西。

发生整数运算溢出例外的时候，12计算失误，写成了5’b10100，应该是5’b01100。

写cp0\_count寄存器的时候，与cp0\_count的加一操作，冲突，修改为if/else。

发生eret的时候，对只读的cause寄存器进行了写入。与track不符，后删去发生eret时对cause寄存器的操作。

lui指令，提取立即数部分错误，赋值成了扩展立即数扩展符号位部分的值。

sltiu指令，没有考虑无符号数溢出判断的特殊性。

add指令，拷贝代码时候错误，进位信号没有全部替换更改。

sll，移位信号忘记声明，补上信号位数后，逻辑移动超过2位数（3’b）的时候，不知为啥verilog的>>>符号失效，模仿老师给的代码中的部分，重写了一个。

mfhi/mflo/mthi/mtlo，都以为是对rt对应寄存器操作，所以全部错误，修改译码级的信号分配修复了bug。

前递路径必须包含这个信息是否有效，不然会因为无效信息而导致流水线错过有效信息而空等。

1. 测试结果

PASS。

1. 成员分工

小组成员三人，主力大佬传奇完成了取指译码以及统筹规划、小谈完成了执行、小静完成了访存和写回，一起调试bug、写报告。

1. 实验总结
2. 张传奇

累。

（二）谈清扬

从大一上完数电的verilog部分就跟自己讲，以后绝对不能碰verilog，绝对不去干硬件，然后就上到了第三个有verilog编程的学期orz心累。第一学期可能是语法，第二学期组成原理开始用verilog实现一些稍复杂的逻辑，这一学期的重点可能就是能够真正的上版验证了。读任务书的时候，感受到了老师多次强调脑袋里面要有电路！

然后下面的同学说错了，是我最弱，嗯。

（三）孔静

61条mips指令的五级流水线cpu，真的是一个工程浩大的任务。

鉴于我是组里最弱的人，所以被分配了最简单的访存和写回，然后帮助队友干了一些dirty work（无脑的大量的烦躁的工作）。其实真的不烦计系这些课的作业，只是很烦，当它们堆在一起的时候，通宵达旦一周到周四写完数据库12306火车票系统，才赶来写体系结构，又是新一轮的住在图书馆里，就有点烦躁。

不过，毕竟作业，不能对不起队友，还是得做啊，所以说这些任务培养了我的耐心，让我不那么容易烦躁。

最后，感谢一下老师们的倾情奉献，很详细的指导书（虽然我没看完），但看过的部分，感觉就好像明白了很多。

八、参考文献

无。